CYZE PRODUCTION
VOUS PRESENTE LE COURS SUR LES MICROPROCESSEURS ET LEURS FABRICANTS
Tél : (00229) 96 15 81 18 E-mail : cyze2002@yahoo.fr / cyze2002@hotmail.com
CYZE PRODUCTION
parallèle, sinon d’un bus série. La fréquence donnée est tantôt la fréquence du signal électrique sur le bus, tantôt la
cadence de transmission des informations, qui peut être un multiple de la fréquence du signal.
Ainsi un bus de 32 bits dont le signal a une fréquence de 331/3 mégahertz peut transmettre 32 × 33,33 × 10
6 bits
par seconde soit 1,0666 × 10
9 bits par seconde, soit 1331/3 méga-octets (Mo) par seconde. Ce résultat doit encore
être multiplié si la cadence des informations est un multiple du signal.
Les technologies utilisées pour fabriquer les bus sont variées, conducteurs électriques gravés sur un circuit
imprimé, câble, fbre optique etc.
Bus parallèle Matériel
D’un point de vue physique, ce type de bus est un ensemble de conducteurs électriques parallèles. À chaque cycle
de temps, chaque conducteur transmet un bit.
Ces bus ont donc une taille en nombre de conducteurs, et une taille en bits. Les tailles les plus courantes (en bits)
sont : 8, 16, 32, 64 ou plus. Lorsque l’on parle de la taille d’un bus, cela signife qu’il s’agit du nombre d’informations
(ou bits) que le bus peut transmettre en un cycle, sans compter les informations de contrôle.
Certains conducteurs supplémentaires sont affectés à la transmission des signaux de contrôles de l’état du bus.
Fonctionnement
Le bus sert à transmettre un entier informatique de la taille du bus. Les différents bits du bus ont chacun un poids
différent numéroté de zéro à N-1 où N est la taille du bus. Par exemple pour un bus quatre bits on peut transmettre
16 valeurs différentes (2
4 = 16).
L’émetteur positionne au même instant tous les bits du bus. Au moment adéquat le composant lecteur lira tous les
bits en même temps. Cet instant adéquat peut être déterminé par un des signaux de contrôle qui changera de
valeur pour signaler au dispositif lecteur qu’il est temps de lire les données sur le bus.
Ce type de bus souffre d’un défaut inhérent à son principe : bien que l’émetteur positionne au même instant tous
les bits, les câbles qui les transportent jusqu’au récepteur peuvent ne pas avoir précisément les mêmes
caractéristiques électriques (une nappe de conducteurs tordue par exemple) ou même ne pas avoir la même
longueur : cela force l’émetteur à maintenir l’état de chaque groupe de bits à transmettre pendant un temps
suffsant pour garantir une réception sans erreur à l’autre bout de la liaison, ce qui réduit le débit maximal
d’information.
Cas d’utilisation
§ Lecture et écriture de la mémoire vive par un processeur. Deux bus distincts sont utilisés, un bus de
données de 128 bit et un bus d’adresse (d’environ 36 bit sur un PC de 2008
[réf. nécessaire]). Le bus d’adresse est
utilisé pour sélectionner les cellules mémoires qui doivent être lues ou écrites, le bus de données servant à